Conception d'un algorithme FPGA de détection de passage par zéro pour la mesure de densité H/F

Détail de l'offre

Informations générales

Entité de rattachement

Le CEA est un acteur majeur de la recherche, au service des citoyens, de l'économie et de l'Etat.

Il apporte des solutions concrètes à leurs besoins dans quatre domaines principaux : transition énergétique, transition numérique, technologies pour la médecine du futur, défense et sécurité sur un socle de recherche fondamentale. Le CEA s'engage depuis plus de 75 ans au service de la souveraineté scientifique, technologique et industrielle de la France et de l'Europe pour un présent et un avenir mieux maîtrisés et plus sûrs.

Implanté au cœur des territoires équipés de très grandes infrastructures de recherche, le CEA dispose d'un large éventail de partenaires académiques et industriels en France, en Europe et à l'international.

Les 20 000 collaboratrices et collaborateurs du CEA partagent trois valeurs fondamentales :

• La conscience des responsabilités
• La coopération
• La curiosité
  

Référence

2026-40252  

Description du poste

Domaine

Instrumentation, métrologie et contrôle

Contrat

Alternance

Durée du contrat (en mois)

12

Description de l'offre

Dans les tokamaks tels que WEST, l’un des principaux diagnostics utilisés pour mesurer la densité du plasma est l’interféromètre laser. Celui-ci repose sur la mesure de la différence de phase entre un faisceau traversant le plasma et un faisceau de référence. Cette différence de phase est directement liée à la densité électronique du plasma.

L’objectif de cette alternance est de développer un système robuste de comparaison de phase en temps réel basé sur un algorithme de détection de passage par zéro (zero-crossing), implémenté sur une carte Red Pitaya équipée d’un FPGA.

Les travaux porteront notamment sur :

  • Le développement et l’implémentation d’un algorithme FPGA de détection de passage par zéro pour la mesure de phase ;
  • La mise en œuvre de mécanismes de détection et de correction des anomalies (perte de signal, sauts de franges, etc.) ;
  • L’amélioration des méthodes de détection des sauts de franges ;
  • La comparaison des performances avec le système de diagnostic existant ;
  • La validation des algorithmes via des simulations et des outils développés en Python.

Dans un premier temps, les développements seront validés sur banc de test. En fonction de l’avancement, une mise à l’épreuve sur données réelles issues du plasma pourra être envisagée.

Ce projet s’inscrit également dans un contexte européen (Eurofusion – WP-DTT) et présente un fort enjeu pour les futurs dispositifs expérimentaux.

 

Livrables attendus :

  • Code FPGA implémentant la mesure de phase sur carte Red Pitaya ;
  • Scripts Python pour les tests et l’analyse des données ;
  • Rapport final détaillant les développements réalisés ;
  • Présentation des résultats aux équipes du projet WEST.

Profil du candidat

Vous êtes en formation en école d’ingénieur ou en Master avec une spécialisation en électronique, instrumentation ou informatique industrielle.

Vous disposez idéalement des compétences suivantes :

  • Connaissances en systèmes sur puce (SoC) et programmation FPGA ;
  • Bases en traitement de signal et analyse de séries temporelles ;
  • Programmation en Python pour l’analyse de données ;
  • Intérêt pour l’électronique et les systèmes embarqués.

Localisation du poste

Site

Cadarache

Localisation du poste

France, Provence-Côte d'Azur, Bouches du Rhône (13)

Ville

  Saint Paul lez Durance

Critères candidat

Langues

Anglais (Intermédiaire)

Diplôme préparé

Bac+5 - Diplôme École d'ingénieurs

Demandeur

Disponibilité du poste

01/06/2026